Domande con tag 'cpu'

4
risposte

La differenza tra architettura CPU basata su accumulatore e registro basata?

Non capisco la differenza tra un'architettura CPU basata su accumulatore e un'architettura CPU basata su registro. So che x86 è basato sulla registrazione ma ha un registro simile ad un accumulatore. Ho sempre sentito persone che chiedevano la d...
posta 27.02.2017 - 00:06
2
risposte

Perché i percorsi dati delle CPU sono multipli di 8?

Unità di elaborazione correnti e comuni sono 8, 16, 32, 64, 128, ecc. Perché il loro datapath è multiplo di 8? Tutto questo è legato al fatto che l'industria si è stabilizzata con un byte da 8 bit? Il PDP-7 era 18-bit . Il bus indirizzo Pent...
posta 29.04.2017 - 21:29
1
risposta

L'heap "JVM" è all'interno del software JVM o all'interno del computer fisico?

Volevo fare questa domanda sulle macchine virtuali in generale, ma focalizzarla su implementazioni JVM solo in modo che non venisse chiusa in modo troppo ampio. La JVM ha un concetto di "heap". Se la mia comprensione è corretta, l'heap è se...
posta 16.10.2014 - 22:52
3
risposte

Computer che operano esclusivamente su algebra booleana

Mi chiedevo se ci sono computer che operano esclusivamente su operazioni booleane. Ad esempio, nessun add, sub, mult, o div nel set di istruzioni (sebbene questi potrebbero essere emulati con il codice booleano appropriato). Piuttosto, la CPU fu...
posta 11.03.2012 - 03:47
1
risposta

Compilare e distribuire RTOS in un MCU

Nota: Anche se sto parlando specificamente di un RTOS chiamato Embox qui, e anche se sto parlando di AVR / ARm, penso che questa domanda possa essere risolta da chiunque abbia mai fatto una discreta quantità di programmazione MCU basata su C...
posta 08.05.2015 - 21:52
1
risposta

Possiamo illustrare una pipeline della CPU con un diagramma di sequenza UML?

Studio la pipeline multicore e i diagrammi non sono diagrammi di sequenza UML per esempio Perché non rifare questo diagramma come un diagramma di sequenza UML, non sarebbe più chiaro in modo che possiamo vedere sia la progressione del tem...
posta 22.07.2013 - 02:16
0
risposte

Gestione delle eccezioni nelle CPU con problemi multipli

Da quanto ho letto, i VLIW eseguono le istruzioni in bundle , cioè la CPU carica un fascio di istruzioni e le invia tutte in una volta. Questo è possibile perché le istruzioni programmate del compilatore in modo tale che non ci siano dipendenze...
posta 09.11.2015 - 13:03
3
risposte

Perché dati meno precisi come il float possono essere più veloci di dati più grandi e precisi come il doppio?

Attualmente sto leggendo un capitolo in un libro di testo su Processor Architecture e ho visto la seguente dichiarazione: The less precision there is, the less space is occupied by a program variable in memory. Further, there is often a tim...
posta 08.02.2017 - 23:03
4
risposte

byte indirizzabile vs bit indirizzabile

Perché la maggior parte dei computer ha un byte indirizzabile anziché bit indirizzabile? Per B / b indirizzabile intendo che il processore può funzionare a livello di singolo B / b. Vantaggi indirizzabili a bit: I booleani hanno una...
posta 01.06.2016 - 11:36
2
risposte

Che cosa significa "spostare un'istruzione senza un bus a 16 bit" significa?

Avviso spoiler! Questa domanda (e, possibilmente, le risposte) potrebbe contenere spoiler riguardanti la serie TV "Halt and Catch Fire". Sfondo Sono uno sviluppatore del web e non ho un diploma CS, quindi la mia comprensione dell'hardw...
posta 28.10.2015 - 11:01